基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在余数系统的设计中,模加法器和模乘法器的设计处于核心地位,尤其是模乘法器的性能,是衡量余数系统系能的主要标志之一。文中先推导出Booth编码下的模2 n+1乘法器设计的算法,然后针对Booth编码模乘法器设计中译码电路复杂的问题,提出了一种基于Booth/CSD混合编码的模乘法器设计方法,基于Booth/CSD编码的模乘法器部分积的位宽相对传统的Booth编码乘法器而言,减少了50%;经试验证明,与传统的基-Booth编码的模乘法器相比这种混合编码的模乘法器的速度提高了5%,面积减少24.7%。
推荐文章
基于CSD编码的16位并行乘法器的设计
乘法器
CSD编码
Wallace树
超前进位加法器
FPGA
一种改进的模2n-1乘法器
余数系统
Booth乘法器
华莱树
Radix-16 Booth流水线乘法器的设计
乘法器
Booth算法
流水线
压缩阵列
一种改进的基4-Booth编码流水线大数乘法器设计
Booth编码
wallace压缩
乘法器
公钥密码运算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Booth\CSD混合编码的模2n+1乘法器的设计
来源期刊 电子器件 学科 工学
关键词 电子电路设计 模2n+1乘法器 Booth/CSD编码 余数系统
年,卷(期) 2014,(2) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 373-377
页数 5页 分类号 TN710
字数 2156字 语种 中文
DOI 10.3969/j.issn.1005-9490.2014.02.044
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王敏 江苏科技大学电子信息系 43 198 8.0 13.0
2 邱陈辉 江苏科技大学电子信息系 4 16 2.0 4.0
3 徐祖强 江苏科技大学电子信息系 5 23 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (10)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1951(1)
  • 参考文献(0)
  • 二级参考文献(1)
1964(2)
  • 参考文献(0)
  • 二级参考文献(2)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
电子电路设计
模2n+1乘法器
Booth/CSD编码
余数系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导