原文服务方: 微电子学与计算机       
摘要:
为了应对现代SOC复杂的时钟结构给跨时钟域信号处理带来的隐患,分析了跨时钟域信号产生的亚稳态现象的根本原因和常用的跨时钟域信号的处理方法,针对跨时钟域信号处理难以验证的问题,提出了基于随机延时注入的跨时钟域仿真验证方法。通过将亚稳态现象抽象成采样数据在时钟上的随机抖动,使得芯片设计的RT L前仿真在没有时钟树物理信息的情况下能够模拟出亚稳态效应。分析结果表明此方法能够完成SOC芯片的跨时钟域信号的功能验证。
推荐文章
基于 SVA 的跨时钟域协议验证方法
亚稳态
跨时钟域
协议验证
断言
FPGA设计中跨时钟域信号同步方法
FPGA
跨时钟域
同步
亚稳态
FPGA设计中的跨时钟域问题
CDC
亚稳态
同步
仿真
SoC中跨时钟域的信号同步设计
亚稳态
异步同步器
跨时钟域
SoC
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于随机延时注入的跨时钟域信号验证方法
来源期刊 微电子学与计算机 学科
关键词 跨时钟域 亚稳态 随机抖动
年,卷(期) 2014,(2) 所属期刊栏目
研究方向 页码范围 1-4
页数 4页 分类号 TN47
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张明 浙江大学信息与通信工程研究所 91 722 15.0 22.0
2 梁骏 浙江大学信息与通信工程研究所 6 23 3.0 4.0
3 唐露 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (21)
二级引证文献  (16)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(5)
  • 引证文献(2)
  • 二级引证文献(3)
2019(13)
  • 引证文献(1)
  • 二级引证文献(12)
研究主题发展历程
节点文献
跨时钟域
亚稳态
随机抖动
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导