基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压、片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但高数据率DDR3的设计实现仍然比较困难.由于DDR3总线属于高速并行总线,同步开关噪声与电源本身的噪声耦合在一起,共同影响数据信号的质量.考虑到芯片实际工作电流并非恒定不变,而是一种动态变化的频率相关源,提出了一种新的基于目标阻抗与动态目标阻抗的混合仿真与设计流程,在前仿真阶段采用恒定目标阻抗,在后仿真阶段采用动态目标阻抗为设计目标,仿真结果证实了该方法的有效性,实现了设计优化速度与精度的权衡折衷.
推荐文章
DDR SDRAM控制电路电源完整性研究
DDR SDRAM
电源完整性
仿真
电源分配系统
SPECCTRAQuest
DDR3与FPGA接口的高速电路板信号完整性分析
高速PCB
信号完整性
FPGA
反射
串扰
电源完整性仿真及其在DDR SDRAM电路中的应用研究
电源完整性
仿真
目标阻抗
DDR SDRAM
SPECCTRAQuest PI
Virtex-7 FPGA DDR3电路的设计与仿真研究
Virtex-7FPGA
DDR3
拓扑
信号完整性
阻抗控制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于动态目标阻抗的DDR3电源完整性仿真
来源期刊 计算机工程与科学 学科 工学
关键词 DRR3 DIMM 电源完整性 动态目标阻抗
年,卷(期) 2014,(3) 所属期刊栏目 高性能计算
研究方向 页码范围 399-403
页数 5页 分类号 TN41
字数 2731字 语种 中文
DOI 10.3969/j.issn.1007-130X.2014.03.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 肖立权 国防科学技术大学计算机学院 10 42 5.0 6.0
2 曹跃胜 国防科学技术大学计算机学院 6 54 4.0 6.0
3 李晋文 国防科学技术大学计算机学院 12 56 5.0 7.0
4 胡军 国防科学技术大学计算机学院 5 28 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (8)
同被引文献  (15)
二级引证文献  (7)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(4)
  • 引证文献(4)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(6)
  • 引证文献(3)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DRR3 DIMM
电源完整性
动态目标阻抗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导