基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了汉明码的原理,分析了汉明码编码、解码电路设计思路。利用 VHDL 语言设计(7,4)汉明码编解码器并通过 Quartus II 仿真平台进行仿真验证,最后下载到 FPGA 芯片EP1K30QC208-2实现了汉明码编解码电路。仿真及实验结果证明,该方法实现的汉明码编解码电路方案正确,并具有速度快、修改方便、可移植性好等优点。
推荐文章
扩展汉明码的编解码器设计及其FPGA实现
硬件语言
差错控制编码
扩展汉明码
FPGA
基于VHDL语言的卷积码编解码器的设计
卷积码
编解码器
VHDL
MAX+PlusⅡ
基于FPGA的CAVLC编解码器设计与实现
CAVLC
H.264/AVC
熵编码
非零系数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL的汉明码编解码器实现
来源期刊 微型机与应用 学科 工学
关键词 汉明码 编码器 解码器 FPGA VHDL
年,卷(期) 2014,(24) 所属期刊栏目 技术与方法
研究方向 页码范围 72-74,77
页数 4页 分类号 TN911.22
字数 1618字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢海霞 琼州学院电子信息工程学院 13 84 7.0 8.0
2 孙志雄 琼州学院电子信息工程学院 20 95 7.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (15)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
汉明码
编码器
解码器
FPGA
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
总被引数(次)
35987
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导