基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一个应用于全数字锁相环的时间数字转换器(TDC).该时间数字转换器具有两种工作模式——粗量化和细量化.为了提高细量化模式的测量范围,TDC采用1-bit decision-select结构和游标门控环形振荡器(Vernier GRO)构成其两级量化单元.通过在Vernier GRO中使用一种新型结构的比较器,消除了用SR触发器做比较器时对测量范围的制约,也提高了GRO设计的灵活性.在TSMC 0.13μm工艺,1.2V电源电压和40 MHz采样速率下,仿真结果表明本设计的TDC在粗量化模式下具有不小于25 ns的测量范围,在细量化模式下有效分辨率和测量范围分别为30 ps,1.8ns.
推荐文章
一种结合高精度TDC的快速全数字锁相环
全数字锁相环
时间数字转换器
相调电路
可编程逻辑门阵列
一种新型宽频域全数字锁相环的研究与设计
全数字锁相环
时间数字转换电路
双边沿触发数字环路滤波器
系统仿真
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种新型的时间域全数字锁相环Z域模型
全数字锁相环
带宽
相位裕度
Z域模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于全数字锁相环的时间数字转换器设计
来源期刊 复旦学报(自然科学版) 学科 工学
关键词 时间数字转换器 游标门控环形振荡器 全数字锁相环
年,卷(期) 2015,(2) 所属期刊栏目 微电子科学
研究方向 页码范围 168-174,183
页数 分类号 TN772
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李巍 复旦大学专用集成电路与系统国家重点实验室 52 197 7.0 12.0
2 高源培 复旦大学专用集成电路与系统国家重点实验室 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (1)
二级引证文献  (1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(3)
  • 引证文献(2)
  • 二级引证文献(1)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时间数字转换器
游标门控环形振荡器
全数字锁相环
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
复旦学报(自然科学版)
双月刊
0427-7104
31-1330/N
16开
上海市邯郸路220号
4-193
1955
chi
出版文献量(篇)
2978
总下载数(次)
5
论文1v1指导