基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
A low-voltage, high-speed flash ADC is designed. The bottleneck of the operation speed in the low-voltage region is the delay time increase of the comparator. The temporarily boosted comparator is proposed to address this problem. The proposed circuit only boosts the supply voltage in the comparison phase, and therefore, can reduce the delay time while keeping the power overhead to a minimum. Moreover, the body bias control calibration is combined with the temporarily boosted technique. This helps to create a low-power and high-precision comparator. A 0.5-V, 6-bit flash ADC was designed by using 65-nm CMOS technology to demonstrate the effectiveness of the proposed technique. The simulation results showed a high sampling frequency of 1.2 GHz, a low power consumption of 1.4 mW, and an FOM of 28 fJ/conv.-step even at a low supply voltage of 0.5 V.
推荐文章
4-bit FLASH ADC行为级建模与仿真
FLASH ADC
Matlab/Simulink
行为级建模
非理想特性
4GS/s-12bit ADC内置数字下变频器(DDC)的ASIC实现
数字下变频器
数控振荡器
40 nm
ASIC
一种用于无线收发机的11bit150MS/s Sub-range SAR ADC IP
模数转换器
sub-rangeSAR
自举开关
低功耗
用于16 bit SAR ADC的高精度比较器的设计
低失调电压
低噪声
带宽优化
比较器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 A 0.5-V, 1.2-GS/s, 6-Bit Flash ADC Using Temporarily-Boosted Comparator
来源期刊 电路与系统(英文) 学科 工学
关键词 ADC Low VOLTAGE Flash COMPARATOR Calibration
年,卷(期) dlyxtyw_2015,(8) 所属期刊栏目
研究方向 页码范围 179-187
页数 9页 分类号 TN7
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
ADC
Low
VOLTAGE
Flash
COMPARATOR
Calibration
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统(英文)
月刊
2153-1285
武汉市江夏区汤逊湖北路38号光谷总部空间
出版文献量(篇)
286
总下载数(次)
0
论文1v1指导