基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着工艺尺寸减小,传统基于SRAM的片上Cache的漏电流功耗成指数增长,阻碍了片上Cache容量的增加。基于牺牲者Cache的原理,利用SRAM写速度快,STT-RAM的非易失性、高密度、极低漏电流功耗等特性设计了一种基于SRAM和STT-RAM的混合型指令Cache。通过实验证明,该混合型指令Cache与传统基于SRAM的指令Cache相比,在不增加指令Cache面积的情况下,增加了指令Cache容量,并显著提高了指令Cache的命中率。
推荐文章
基于流水化和滑动窗口结构的低功耗指令Cache设计
指令Cache
低功耗
流水化
滑动窗口
CPU
基于SRAM和PRAM混合主存设计
混合存储器
PRAM存储器
SRAM写缓存
低功耗
写操作次数
替换算法
基于混合BTT/STT控制的滑翔制导炸弹自动驾驶仪设计
滑翔制导炸弹
控制系统
混合BTT/STT控制
滚转抖动
数学模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SRAM和STT-RAM的混合指令Cache设计
来源期刊 计算机工程与应用 学科 工学
关键词 自旋转移力矩随机存储器(STT-RAM) 指令Cache 混合Cache
年,卷(期) 2015,(12) 所属期刊栏目 理论研究、研发设计
研究方向 页码范围 43-48
页数 6页 分类号 TP303
字数 4543字 语种 中文
DOI 10.3778/j.issn.1002-8331.1308-0155
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 樊晓桠 西北工业大学计算机学院 170 1393 17.0 29.0
2 黄小平 西北工业大学计算机学院 30 89 5.0 7.0
3 皇甫晓妍 西北工业大学计算机学院 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (21)
共引文献  (4)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(4)
  • 参考文献(3)
  • 二级参考文献(1)
2015(2)
  • 参考文献(0)
  • 二级参考文献(2)
2016(1)
  • 参考文献(0)
  • 二级参考文献(1)
2017(2)
  • 参考文献(0)
  • 二级参考文献(2)
2018(2)
  • 参考文献(0)
  • 二级参考文献(2)
2019(2)
  • 参考文献(0)
  • 二级参考文献(2)
2020(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(3)
  • 参考文献(0)
  • 二级参考文献(2)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
自旋转移力矩随机存储器(STT-RAM)
指令Cache
混合Cache
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导