基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高性能DSP器件对功耗指标要求越来越高,功耗主要来源于对存储空间的访问,因此提出了一种改进型Cache功耗优化策略,实现了对指令Cache的分阶段访问,同时兼顾了Cache的动态功耗和静态漏流功耗的优化,改进了传统的基于非分阶段访问的按需唤醒策略NPOWP(Non-Phased Cache with On-Demand Wakeup Prediction)显著影响处理器性能的缺点。设计应用于DSP设计的4路组相连昏睡指令Cache中,使用基于分阶段访问的按需唤醒策略POWP(Phased Cache with On-Demand Wakeup Prediction)策略平均可降低75.4%的指令Cache功耗,降低6.7%的处理器总功耗,性能损失仅为0.77%.
推荐文章
一种通用DSP单端口指令Cache设计
DSP流水线
CACHE冲突
策略
基于标志编码的指令Cache低功耗方法
标志编码
低功耗
指令Cache
嵌入式处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种DSP指令Cache的功耗优化策略?
来源期刊 电子器件 学科 工学
关键词 DSP Cache功耗优化 NPOWP策略 静态漏流功耗 功率优化策略
年,卷(期) 2015,(1) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 214-217
页数 4页 分类号 TN47|TN73
字数 3710字 语种 中文
DOI 10.3969/j.issn.1005-9490.2015.01.045
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨兵 江南大学物联网学院 23 105 4.0 9.0
3 于宗光 江南大学物联网学院 89 354 9.0 14.0
7 单悦尔 江南大学物联网学院 4 12 3.0 3.0
13 曹华锋 江南大学物联网学院 3 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DSP
Cache功耗优化
NPOWP策略
静态漏流功耗
功率优化策略
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导