基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对当前MCS51指令集的微处理器指令执行效率低问题,设计一款高速微处理器.其特点是:首先,采用快速乘除器和基4快速除法器,其计算速度是传统乘法器和除法器计算速度的48倍;其次,采用32位指令总线,能一次从ROM读取4个字节,覆盖所有指令长度,减少取指周期数;此外,使用五级流水线,能在单周期完成大多数指令;在Altera EP3C16 FPGA芯片上进行物理验证,根据Dhrystone 2.1性能测试,在相同的时钟频率下其综合性能是传统MCS51微处理器的12倍.实验结果表明,通过上面3种改进方法,微处理器指令执行效率得到极大提高.
推荐文章
8位RISC微处理器核的参数化设计
微处理器核
参数化
体系结构
分页
精简指令集计算机
16位低功耗微处理器的设计
MSP430
低功耗
微处理器
FPGA
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
一种嵌入于微处理器的8位乘加器的设计
乘加器
乘法器
微处理器
饱和处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速8位微处理器设计
来源期刊 计算机应用与软件 学科 工学
关键词 微处理器 快速除法器 快速乘法器 流水线
年,卷(期) 2016,(1) 所属期刊栏目 嵌入式软件与应用
研究方向 页码范围 240-243
页数 4页 分类号 TP331
字数 3151字 语种 中文
DOI 10.3969/j.issn.1000-386x.2016.01.059
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 石敏 暨南大学信息科学技术学院 37 149 7.0 10.0
2 易清明 暨南大学信息科学技术学院 65 288 9.0 13.0
3 陈明敏 暨南大学信息科学技术学院 3 30 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (27)
共引文献  (14)
参考文献  (8)
节点文献
引证文献  (1)
同被引文献  (8)
二级引证文献  (0)
1951(1)
  • 参考文献(0)
  • 二级参考文献(1)
1958(2)
  • 参考文献(0)
  • 二级参考文献(2)
1964(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(2)
  • 参考文献(0)
  • 二级参考文献(2)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(3)
  • 参考文献(3)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
微处理器
快速除法器
快速乘法器
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用与软件
月刊
1000-386X
31-1260/TP
大16开
上海市愚园路546号
4-379
1984
chi
出版文献量(篇)
16532
总下载数(次)
47
总被引数(次)
101489
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导