作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍基于FPGA的数字频率计的开发过程、总体设计方案和各模块的设计实现。借助于EDA平台设计的数字频率计,具有高速、精确、可靠、抗干扰性强和现场可编程等优点。
推荐文章
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
基于FPGA的数字频率计的设计和实现
数字频率计设计
VHDL
现场可编程门阵列(FPGA)
直接测频法
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
用FPGA设计数字频率计
数字频率计
现场可编逞逻辑器件
电子设计自动化
硬件描述语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字频率计的设计与实现
来源期刊 中国教育技术装备 学科 教育
关键词 EDA技术 可编程逻辑器件 数字频率计
年,卷(期) 2016,(16) 所属期刊栏目 「技术在线」 -- 方案设计
研究方向 页码范围 31-32
页数 2页 分类号 G642.0
字数 1581字 语种 中文
DOI 10.3969/j.issn.1671-489X.2016.16.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梁丽 北京工商大学计算机与信息工程学院 21 135 5.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
EDA技术
可编程逻辑器件
数字频率计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国教育技术装备
半月刊
1671-489X
11-4754/T
大16开
北京市海淀区中关村南大街34号中关村科技发展大厦C座1002室
82-975
1987
chi
出版文献量(篇)
31349
总下载数(次)
18
总被引数(次)
55387
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导