基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着FPGA设计功能越来越强、器件结构越来越复杂,其验证的复杂度就越来越高。对于一个大规模FPGA设计,其逻辑验证的效率和可靠性往往决定了任务的成败。本文介绍了一种软硬件自动协同仿真平台的搭建,在此平台上对AES算法的RTL实现进行测试验证,与传统RTL级验证相比,软硬件协同仿真大大提高了逻辑验证的验证效率和测试覆盖率。
推荐文章
FPGA设计验证中的软硬件协同仿真测试方法
FPGA验证
软件
硬件
协同仿真
测试
基于OR1200的SoC设计软硬件协同仿真验证
OR1200
SoC软硬件协同验证
GNU工具链
软硬件协同验证系统平台间通讯设计
软硬件协同设计
软硬件协同验证
通讯
并口
JTAG加载
SOC
基于UVM的FPGA软硬件联合仿真验证技术研究
通用验证方法学
现场可编程的阵列
软硬件联合仿真验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA设计中软硬件自动协同仿真平台的搭建及验证
来源期刊 数字技术与应用 学科 工学
关键词 软硬件协同仿真平台 AES算法 逻辑验证
年,卷(期) 2016,(3) 所属期刊栏目 应用研究
研究方向 页码范围 81-82
页数 2页 分类号 TP334.4
字数 1585字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 董巍 2 2 1.0 1.0
2 李广才 4 4 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (21)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(3)
  • 参考文献(0)
  • 二级参考文献(3)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
软硬件协同仿真平台
AES算法
逻辑验证
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字技术与应用
月刊
1007-9416
12-1369/TN
16开
天津市
6-251
1983
chi
出版文献量(篇)
20434
总下载数(次)
106
总被引数(次)
35701
论文1v1指导