基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为实现数字BPM时钟系统的锁相,设计了一种基于锁相环同步原理的低抖动、低相位噪声的时钟同步系统.根据锁相环电路工作原理,对数字BPM时钟同步系统的硬件及固件程序进行了设计,实现了外部输入时钟信号与系统内部产生的主工作时钟信号的锁相,并且时钟信号输出的频率及相位均可调整以满足后端ADC采样的要求.测试结果表明,设计可以完成对一定频率范围内变化的外部输入时钟信号的锁相,输出时钟信号抖动满足束流实验要求,为数字BPM后续算法研究提供了基础.
推荐文章
双STC时钟恢复电路的设计与实现
时钟恢复
锁相环
传输流
先进音视频编码标准(AVS)
全数字时钟锁相环的设计
数字时钟锁相环
DDS
环路滤波器
数字锁相环的最优化设计
数字锁相环
抖动
环路增益
时钟提取与抖动衰减数字锁相环设计研究
时钟提取
抖动衰减
数字锁相环
专用集成电路设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字BPM时钟锁相电路的设计与实现
来源期刊 强激光与粒子束 学科 工学
关键词 数字BPM VCXO 可编程 锁相
年,卷(期) 2017,(9) 所属期刊栏目 加速器技术
研究方向 页码范围 125-130
页数 6页 分类号 TL506
字数 1749字 语种 中文
DOI 10.11884/HPLPB201729.170023
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (7)
参考文献  (5)
节点文献
引证文献  (3)
同被引文献  (16)
二级引证文献  (2)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字BPM
VCXO
可编程
锁相
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
强激光与粒子束
月刊
1001-4322
51-1311/O4
大16开
四川绵阳919-805信箱
62-76
1989
chi
出版文献量(篇)
9833
总下载数(次)
7
总被引数(次)
61664
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导