基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了降低可容错处理器阵列重构后的子阵列能耗开销,提出一种基于整数规划的模型来减少阵列的链接长度.该方法首先将处理器阵列中的处理器单元表示为一系列布尔变量,进而将相应逻辑列的链接长度表示为变量的函数.因此,构造链接长度最短的紧耦合处理器阵列,等价于求解整数规划模型中目标函数的最优值.分析表明,在该模型的基础上,结合整数规划求解器,可以得到紧耦合目标阵列.
推荐文章
可重构处理器阵列的系统级建模研究
粗粒度可重构体系结构
处理器阵列
SystemC事务级建模
可重构阵列处理器Harris算法并行化实现
Harris算法
可重构阵列处理器
并行性
基于动态可重构技术的阵列型处理器设计
可重构阵列处理器
并行计算
SIMD
数字信号处理
可重构视频阵列处理器中全局控制器的设计与实现
可重构
视频阵列处理器
全局控制器
层次化编程网络
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 紧耦合处理器阵列重构的整数规划模型
来源期刊 桂林电子科技大学学报 学科 工学
关键词 重构 整数规划 超大规模集成处理器阵列 容错
年,卷(期) 2018,(1) 所属期刊栏目
研究方向 页码范围 61-64
页数 4页 分类号 TP301.6
字数 3389字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 钱俊彦 桂林电子科技大学计算机与信息安全学院 86 238 9.0 10.0
2 肖汉鹏 桂林电子科技大学计算机与信息安全学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
重构
整数规划
超大规模集成处理器阵列
容错
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
桂林电子科技大学学报
双月刊
1673-808X
45-1351/TN
大16开
广西桂林市金鸡路1号
1981
chi
出版文献量(篇)
2598
总下载数(次)
1
总被引数(次)
11679
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导