基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
位同步是通信系统的核心,同步系统的性能关系到通信质量的好坏.为适应实际工程要求,实现可变速率的码元同步,笔者对超前-滞后型数字锁相环进行改进,具体做法是通过对寄存器配合扣除门和添加门的控制,借助MATLAB软件对该方法进行仿真,并在ISE14.7环境下编写VHDL和Testbench代码,用Modelsim观察代码仿真结果.结果表明:同步码元速率最小为1Kbps最大为20Mbps,并以最小步长0.5Kbps变化的可变速率可实现快速同步.实际工程结果在最后已给出,同时经过仿真和实际工程结果双重验证,判定该方法正确可行,并成功应用到某项目中.
推荐文章
基于FPGA快速位同步的实现
位同步
超前一滞后型数字锁相环
FPGA
VHDL
基于FPGA的快速位同步系统设计
位同步
同步建立时间
现场可编程门阵列
仿真
增强型可变速率编码器的设计与实现
变速率语音编码
EVRC
编码器
降噪
DVB-C中可变速率符号的定时恢复
内插
可变速率
符号同步
Matlab
DVB-C
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA可变速率快速位同步的实现
来源期刊 电气开关 学科 工学
关键词 位同步 可变速率 数字锁相环 FPGA
年,卷(期) 2018,(3) 所属期刊栏目 设计与研究
研究方向 页码范围 36-42
页数 7页 分类号 TP751.1
字数 2779字 语种 中文
DOI 10.3969/j.issn.1004-289X.2018.03.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐元哲 海南热带海洋学院电子通信工程学院 7 6 1.0 1.0
2 孙海波 东北电力大学自动化工程学院 2 1 1.0 1.0
3 杨柳青 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (58)
共引文献  (110)
参考文献  (14)
节点文献
引证文献  (1)
同被引文献  (12)
二级引证文献  (0)
1959(1)
  • 参考文献(0)
  • 二级参考文献(1)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(2)
  • 参考文献(1)
  • 二级参考文献(1)
1993(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(4)
  • 参考文献(2)
  • 二级参考文献(2)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(5)
  • 参考文献(0)
  • 二级参考文献(5)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(7)
  • 参考文献(1)
  • 二级参考文献(6)
2009(7)
  • 参考文献(1)
  • 二级参考文献(6)
2010(6)
  • 参考文献(1)
  • 二级参考文献(5)
2011(9)
  • 参考文献(0)
  • 二级参考文献(9)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
2013(4)
  • 参考文献(2)
  • 二级参考文献(2)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
位同步
可变速率
数字锁相环
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电气开关
双月刊
1004-289X
21-1279/TM
大16开
沈阳市于洪区巢湖街10号
8-65
1963
chi
出版文献量(篇)
3086
总下载数(次)
9
总被引数(次)
8969
论文1v1指导