基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
串行外设接口(SPI)总线系统是一种应用广泛的同步串行通信的外设接口.为满足微处理器之间频繁快速的数据交换,设计了一种改进的SPI.该SPI采用一个16 bit复用移位寄存器,且内置2个32 bit先入先出存储器(FIFO)以实现SPI高速有效的数据通信,提高了总线整体效率.采用硬件描述语言Verilog HDL设计并实现了SPI模块.仿真结果表明,该SPI接口能够支持多种工作模式和通信方式,提高总线效率,加快数据传输.
推荐文章
SPI总线接口的SoPC模块设计与实现
可编程片上系统
串行外设接口
Verilog 硬件描述语言
FPGA
NIOS Ⅱ
基于CPLD的SPI接口设计与实现
SPI接口
从机
CPLD
SPI控制
基于APB总线的SPI接口设计与实现
SPI
APB总线
多样化
复用
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种改进的SPI接口设计与实现
来源期刊 电子与封装 学科 工学
关键词 串行外设接口 复用 先入先出 高效
年,卷(期) 2019,(12) 所属期刊栏目 电路设计
研究方向 页码范围 17-22
页数 6页 分类号 TN402
字数 3132字 语种 中文
DOI 10.16257/j.cnki.1681-1070.2019.1204
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘云晶 3 2 1.0 1.0
2 刘梦影 5 12 2.0 3.0
3 傅建军 3 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (45)
共引文献  (24)
参考文献  (10)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(5)
  • 参考文献(1)
  • 二级参考文献(4)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(8)
  • 参考文献(1)
  • 二级参考文献(7)
2011(4)
  • 参考文献(1)
  • 二级参考文献(3)
2012(6)
  • 参考文献(0)
  • 二级参考文献(6)
2013(8)
  • 参考文献(1)
  • 二级参考文献(7)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(3)
  • 参考文献(0)
  • 二级参考文献(3)
2016(2)
  • 参考文献(1)
  • 二级参考文献(1)
2017(2)
  • 参考文献(1)
  • 二级参考文献(1)
2018(4)
  • 参考文献(4)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
串行外设接口
复用
先入先出
高效
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导