原文服务方: 微电子学与计算机       
摘要:
针对航天领域逐渐开始使用的SOC器件的DDR缓存容易在空间应用环境下发生数据错误的问题,本文设计并实现了一种三模冗余纠错系统,目的是保证空间应用环境下SOC器件DDR缓存数据的正确性.本系统通过硬件电路的形式进行三模冗余表决,并把表决结果写回DDR相应的缓存地址空间.既减少了对CPU资源的占用,又提高了表决速度.本设计提出了一种反馈纠错机制,区别于一般的三模冗余能容错但不纠错的特性,能快速地、批量地进行数据纠错.并通过Xilinx公司的XC702开发板验证,当开发板的DDR注入错误数据后,本设计可以成功地在开发板上进行系统容错并纠正源地址的错误数据.达到了确保SOC器件DDR缓存正确性的目的.
推荐文章
三模冗余在ASIC设计中的实现方法
三模冗余
DesignCompiler综合
库单元
专用集成电路
基于三模冗余架构的航天器FPGA可靠性设计
三模冗余架构
航天器FPGA
拓扑结构
通信串口
缓存队列
一种高可靠SoC芯片的系统级设计方法
系统级芯片
三模冗余
错误检测和纠正
电子系统级设计
高可靠
一种基于三模冗余的智能复合传感器设计
传感器
环境参数
三模冗余
智能判读
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SOC的三模冗余纠错系统设计及实现
来源期刊 微电子学与计算机 学科
关键词 SOC TMR 容错 纠错
年,卷(期) 2019,(7) 所属期刊栏目
研究方向 页码范围 54-58,64
页数 6页 分类号 V19
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张磊 中国科学院空间应用工程与技术中心 307 3154 27.0 45.0
2 陈锋 95 1887 22.0 41.0
6 宫永生 中国科学院空间应用工程与技术中心 3 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (51)
共引文献  (31)
参考文献  (9)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(9)
  • 参考文献(0)
  • 二级参考文献(9)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(7)
  • 参考文献(0)
  • 二级参考文献(7)
2011(6)
  • 参考文献(2)
  • 二级参考文献(4)
2012(5)
  • 参考文献(1)
  • 二级参考文献(4)
2013(7)
  • 参考文献(1)
  • 二级参考文献(6)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(3)
  • 参考文献(3)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SOC
TMR
容错
纠错
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导