基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于锁相环的多相位时钟实现小数分频方法,利用一个可配置计数步长的相位选择计数器进行循环计数,计数器的值用来控制相位选择器的选择信号.相位选择器的输入为锁相环输出时钟的多个相位版本,相位选择器的输出既作为相位选择计数器的计数时钟,又作为整数分频器的输入时钟.计数器不断地在循环累加,相位选择器的输出时钟相位随之发生变化.整数分频器的输入时钟被不断地插入了一个相位差,其输出实现了分辨率为0.125的小数分频.最后对电路进行了仿真验证.
推荐文章
基于相位内插的小数分频器
相位内插器
移相器
真小数分频器
线性度
基于小数分频的锁相环设计
锁相环
相位噪声
压控振荡器
小数分频器
高性能小数分频锁相环的研究与实现
锁相环
小数分频
小数杂散
DAC噪声补偿
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于锁相环多相位时钟实现小数分频的方法
来源期刊 电子与封装 学科 工学
关键词 锁相环 小数分频 计数器
年,卷(期) 2020,(1) 所属期刊栏目 电路设计
研究方向 页码范围 33-36
页数 4页 分类号 TN402
字数 1122字 语种 中文
DOI 10.16257/j.cnki.1681-1070.2020.0109
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 涂波 1 1 1.0 1.0
2 王兴宏 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (6)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (2)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁相环
小数分频
计数器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导