作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了解决FIFO对整帧数据的缓存问题,文章设计完成了一种基于FPGA的帧级异步FIFO,该异步FIFO是基于Verilog HDL高级可编程语言实现的,它可以很方便的用于互联网数据帧的中间缓存,保证互联网数据帧在大吞吐量情况下不易发生丢失.采用modelsim 10.6仿真验证该设计,并应用于实际项目中进行大规模测试,结果表明该方案工作性能可靠稳定.
推荐文章
基于FPGA异步FIFO的研究与实现
异步FIFO
亚稳态
格雷码
FPGA
基于FPGA的异步FIFO的设计方案及性能
异步FIFO
亚稳态
二级同步链
格雷码
移位码
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
基于FPGA的异步FIFO设计与实现
FIFO
双口RAM
格雷码
指针解释
指针生成
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的帧级异步FIFO设计
来源期刊 声学与电子工程 学科
关键词 帧级 异步FIFO 存储
年,卷(期) 2020,(2) 所属期刊栏目
研究方向 页码范围 32-34
页数 3页 分类号
字数 1775字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 水颖 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
帧级
异步FIFO
存储
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
声学与电子工程
季刊
33-1099/TN
大16开
杭州市西湖区留下街道屏峰715号
1986
chi
出版文献量(篇)
1247
总下载数(次)
9
总被引数(次)
5606
论文1v1指导