基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
FPGA存储器映射算法负责将用户的逻辑存储需求映射到芯片中的分布式存储资源上实现。前人对双端口存储器的映射算法研究相对较少,成熟的商业EDA工具的映射结果仍有不少改进空间。该文分别针对面积、延时、功耗这3个常用指标,提出一种双端口存储器映射的优化算法,并给出了具体配置方案。实验表明,在面向简单存储需求时,与商用工具Vivado的映射结果一致;在面向复杂存储需求时,面积优化和功耗优化的映射结果对比商用工具改善了至少50%。
推荐文章
基于FPGA的高速固态存储器优化设计
现场可编程门阵列
低压差分信号
高速存储
NANDFLASH
FPGA中嵌入式存储器模块的设计
嵌入式存储器
静态随机存储器
FPGA
可配置
基于FPGA的外部存储器设计
雷达信号处理
FPGA
SDRAM
FLASH
存储器设计
用CPLD和FLASH存储器配置FPGA
FPGA配置
被动串行配置
FLASH存储器
控制器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA双端口存储器映射优化算法
来源期刊 电子与信息学报 学科 工学
关键词 FPGA 双端口存储器映射 延时优化 面积优化 功耗优化
年,卷(期) 2020,(10) 所属期刊栏目
研究方向 页码范围 2549-2556
页数 8页 分类号 TN43
字数 语种 中文
DOI 10.11999/JEIT190077
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
双端口存储器映射
延时优化
面积优化
功耗优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与信息学报
月刊
1009-5896
11-4494/TN
大16开
北京市北四环西路19号
2-179
1979
chi
出版文献量(篇)
9870
总下载数(次)
11
总被引数(次)
95911
论文1v1指导