原文服务方: 西安交通大学学报       
摘要:
为适应嵌入式低功耗微处理器的应用,提出了可同时实现浮点乘除法和平方根计算宏模块(MDS)的同步串行实现方式.乘法计算采用Booth算法迭代,除法与平方根计算的实现采用基4 SRT算法,在迭代中共用商位查询表,可同步实现部分冗余结果向非冗余二进制的转换.为加快迭代的速度,摒弃了进位传递加法器(CPA),而采用进位存储加法器(CSA)来实现迭代中的加法运算.宏模块设计控制逻辑简单,资源面积占用少,迭代时间短,经可编程逻辑器件验证,速度可提高1倍以上.在此基础上,提出了对除法和平方根计算异步自定时实现方式的改进方案,该实现方式不仅易于版图布线,而且大大降低了瞬态功耗.
推荐文章
基于FPGA快速平方根算法的实现
FPGA
平方根
加法器
减法器
高通流水线
基于改进型选择进位加法器的32位浮点乘法器设计
修正Booth算法
Wallace树结构
选择进位加法器
浮点乘法器
一种自定时的前置进位加法器设计
加法器
自定时
多米诺
前置进位
基于流水线的自检测进位相关和加法器设计
流水线
进位相关和
校验位
自检测
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用进位存储加法器快速实现串行乘除法和平方根计算
来源期刊 西安交通大学学报 学科
关键词 超大规模集成电路 计算机算术 除法 平方根
年,卷(期) 2002,(4) 所属期刊栏目
研究方向 页码范围 406-409
页数 4页 分类号 TP332.2
字数 语种 中文
DOI 10.3321/j.issn:0253-987X.2002.04.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈绪榜 152 962 15.0 25.0
2 梁政 5 14 2.0 3.0
3 邵志标 西安交通大学电子与信息工程学院 42 180 9.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (3)
1987(2)
  • 参考文献(1)
  • 二级参考文献(1)
1990(2)
  • 参考文献(1)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(2)
  • 引证文献(0)
  • 二级引证文献(2)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
超大规模集成电路
计算机算术
除法
平方根
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安交通大学学报
月刊
0253-987X
61-1069/T
大16开
1960-01-01
chi
出版文献量(篇)
7020
总下载数(次)
0
总被引数(次)
81310
论文1v1指导