基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着集成电路的快速发展,同步开关噪声对系统电学性能的影响越来越大.本文介绍了一种减少同步开关噪声的设计方法,即基于对同步开关噪声简化模型的分析,采取先去除直通电流再降低输出级的电压变化率方法减小同步开关噪声,并通过时序控制逻辑电路和可控电压变化率电路来实现.
推荐文章
CMOS电路同步开关噪声的分析和仿真
CMOS集成电路
同步开关噪声
寄生电感
减小CMOS逻辑器件的△I噪声的方法
CMOS
△I噪声
馈通电流
容性负载充放电电流
PCB设计中同步开关噪声问题分析
同步开关噪声
印刷电路板
信号完整性
电源完整性
可靠性测试
高速集成电路系统中同步开关噪声分析
高速集成电路
同步开关噪声(SSN)
PEEC
阶数缩减
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 减小CMOS电路同步开关噪声的设计方法探讨
来源期刊 电子设计应用 学科 工学
关键词 同步开关噪声 直通电流 电压变化率
年,卷(期) 2003,(11) 所属期刊栏目 电源技术
研究方向 页码范围 75-77,80
页数 4页 分类号 TM91
字数 2637字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王强 合肥工业大学理学院 82 949 16.0 27.0
2 楚薇 合肥工业大学理学院 2 7 2.0 2.0
3 毛友德 合肥工业大学理学院 13 29 3.0 5.0
4 王竞 4 11 3.0 3.0
5 朱美虹 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1985(1)
  • 参考文献(1)
  • 二级参考文献(0)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
同步开关噪声
直通电流
电压变化率
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计应用
月刊
1672-139X
11-4916/TN
大16开
北京市
82-839
2002
chi
出版文献量(篇)
3145
总下载数(次)
1
总被引数(次)
7284
论文1v1指导