基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
如何以合理的代价构造尽可能高速的低功耗的乘法器,尤其是位数较宽的乘法器(如32等)是微处理器数据通路设计中极其重要的环节.文中使用一种折衷的补码分段Booth乘法器.经过论证,最后通过布局布线后的结果看出,补码分段Booth乘法器规模小,速度高,非常适合低功耗嵌入式应用.
推荐文章
一种43位浮点乘法器的设计
乘法器
BooTH编码
平方根进位选择加法器
舍入
一种宽输入范围CMOS模拟乘法器的优化设计
CMOS模拟乘法器
Gilbert单元
有源衰减器
宽输入范围
一种新颖的可重组乘法器设计
向量处理
乘法器
可重组
部分积阵列
一种基于忆阻器的可扩展乘法器设计
忆阻器
全加器
布尔逻辑门
乘法器
扩展
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种宽位乘法器设计方案
来源期刊 计算机工程与应用 学科 工学
关键词 微处理器 低功耗 补码分段Booth乘法器 数据通路
年,卷(期) 2003,(34) 所属期刊栏目 博士论坛
研究方向 页码范围 28-30
页数 3页 分类号 TP332
字数 4549字 语种 中文
DOI 10.3321/j.issn:1002-8331.2003.34.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高德远 西北工业大学航空微电子中心 166 1045 15.0 24.0
2 樊晓桠 西北工业大学航空微电子中心 170 1393 17.0 29.0
3 彭和平 西北工业大学航空微电子中心 7 31 4.0 5.0
4 周昔平 西北工业大学航空微电子中心 12 89 4.0 9.0
5 陈雷 西北工业大学航空微电子中心 10 46 5.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
微处理器
低功耗
补码分段Booth乘法器
数据通路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导