基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了高性能定点可重构DSP处理器的数据通路设计.该数据通路以功能强大的16位定点计算单元为基础,搭建起高速16位数据处理平台;并能以单指令流多数据流的方式灵活支持多维向量运算;通过重构的方法有效地支持了32位数据处理.
推荐文章
一种实时JAVA处理器的数据通路研究
FPGA
Java处理器
RTSJ
实时Java平台
基于FPGA CPU数据通路的设计与实现
FPGA
数据通路
流水线
数据相关
旁路
嵌入式可重构DSP处理器的指令译码器设计
DSP处理器
指令
译码器
分布式译码
分类译码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能可重构DSP处理器的数据通路设计
来源期刊 电子科技大学学报 学科 工学
关键词 数字信号处理 数据通路 可重构 单指令流多数据流 并行处理
年,卷(期) 2005,(2) 所属期刊栏目 学术论文与技术报告
研究方向 页码范围 194-197
页数 4页 分类号 TN911
字数 1975字 语种 中文
DOI 10.3969/j.issn.1001-0548.2005.02.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈杰 中国科学院微电子研究所 247 3126 30.0 49.0
2 韩亮 中国科学院微电子研究所 3 7 1.0 2.0
3 李莺 中国科学院微电子研究所 3 5 2.0 2.0
4 张馨 中国科学院微电子研究所 5 41 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (5)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(0)
  • 二级引证文献(2)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字信号处理
数据通路
可重构
单指令流多数据流
并行处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技大学学报
双月刊
1001-0548
51-1207/T
大16开
成都市成华区建设北路二段四号
62-34
1959
chi
出版文献量(篇)
4185
总下载数(次)
13
总被引数(次)
36111
论文1v1指导