基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计异步集成电路时, 常用的异步标准单元的分类、电路设计方法和电路结构. 详细介绍了C单元和异步数据通路的设计与实现, 提出了一种异步实现结构的异步加法单元、异步比较单元和异步选择单元电路. 利用设计的异步标准单元构成了一个适用于Viterbi解码器的异步ACS (加法器-比较器-选择器), 并通过0.6μm CMOS工艺进行投片验证. 当芯片工作电压为5 V, 工作频率为20 MHz时的功耗为75.5 mW. 芯片的平均响应时间为19.18 ns, 仅为最差响应时间23.37 ns 的 82% . 从而验证了异步标准单元的正确性和异步电路在性能方面较同步电路存在的优势.
推荐文章
异步集成电路C标准单元的设计与实现
异步集成电路设计
标准单元
设计流程
C单元
防DPA攻击的标准单元库的设计与实现
差分功耗分析
灵敏放大器型逻辑
标准单元
设计流程
一种基于标准库单元的集成电路老化检测方案
集成电路老化
热载流子注入
负偏压温度不稳定性
电路监测
标准单元工艺参数提取工具的设计及实现
标准单元
工艺参数
激励波形
建立时间
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 异步集成电路标准单元的设计与实现
来源期刊 电子器件 学科 工学
关键词 异步集成电路 C单元 异步数据通路 加法器-比较器-选择器 响应时间
年,卷(期) 2005,(2) 所属期刊栏目
研究方向 页码范围 346-348,351
页数 4页 分类号 TN402
字数 2295字 语种 中文
DOI 10.3969/j.issn.1005-9490.2005.02.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黑勇 中国科学院微电子研究所 86 477 11.0 16.0
2 仇玉林 中国科学院微电子研究所 54 383 10.0 17.0
3 赵冰 中国科学院微电子研究所 10 37 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (2)
二级引证文献  (5)
1996(2)
  • 参考文献(1)
  • 二级参考文献(1)
1999(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(3)
  • 引证文献(1)
  • 二级引证文献(2)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异步集成电路
C单元
异步数据通路
加法器-比较器-选择器
响应时间
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导