作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
简化硬件描述语言(HDL)的设计方法,选用XC2S15-6CS144芯片,分别使用直接功能描述、分解功能描述、硬件原语等方法实现9×5位(二进制)乘法器设计.并通过对三组实验结果的资源损耗对比分析,得出简化HDL设计的一般规律,即对设计输入处理越详细,对设计电路描述越具体,则其代码录入量越大,资源消耗越小.
推荐文章
基于层次化设计的Verilog HDL增量编译方法
增量编译 IC Verilog HDL 模块 设计层次
基于Verilog HDL双向端口的设计与实现
Verilog HDL
双向端口
仿真
用Verilog-HDL设计数字逻辑系统
Vcrilog HDL
硬件描述语言
电子设计自动化
逻辑电路
提高HDL综合质量的探讨
硬件描述语言
逻辑综合
编程优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 简化HDL的设计方法
来源期刊 兵工自动化 学科 工学
关键词 硬件描述语言设计 直接描述 分解功能描述 硬件原语 资源消耗
年,卷(期) 2005,(6) 所属期刊栏目 软件技术
研究方向 页码范围 107-108
页数 2页 分类号 TP311.11
字数 1290字 语种 中文
DOI 10.3969/j.issn.1006-1576.2005.06.052
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 彭乡琳 中国兵器工业第58研究所军品部 4 44 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
硬件描述语言设计
直接描述
分解功能描述
硬件原语
资源消耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
兵工自动化
月刊
1006-1576
51-1419/TP
大16开
四川省绵阳市207信箱
1982
chi
出版文献量(篇)
6566
总下载数(次)
20
总被引数(次)
28636
论文1v1指导