基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
该文介绍了以FPGA芯片中RAM结构为核心,使用Verilog HDL设计CAM的方案.该CAM的数据深度和宽度易于扩展,匹配查找速度快.
推荐文章
基于Verilog HDL双向端口的设计与实现
Verilog HDL
双向端口
仿真
基于Verilog-HDL的逻辑分析卡中双向端口的设计
Verilog-HDL
逻辑分析卡
inout
硬件测试法
RAM
基于Verilog HDL的信号发生器的设计
嵌入式系统
信号发生器
Verilog HDL
QuartusⅡ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于RAM结构的CAM的Verilog HDL设计
来源期刊 计算机工程与应用 学科 工学
关键词 对内容寻址的存储器 随机存取存储器 现场可编程门阵列逻辑 Verilog硬件描述语言 电子设计自动化
年,卷(期) 2003,(27) 所属期刊栏目 开发设计
研究方向 页码范围 157-159
页数 3页 分类号 TP39|TN4
字数 1723字 语种 中文
DOI 10.3321/j.issn:1002-8331.2003.27.050
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李晨 南京大学电子科学与工程系 13 73 4.0 8.0
2 王自强 南京大学电子科学与工程系 52 675 12.0 25.0
3 张东 南京大学电子科学与工程系 6 221 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (12)
同被引文献  (2)
二级引证文献  (3)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(3)
  • 引证文献(3)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(3)
  • 引证文献(2)
  • 二级引证文献(1)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
对内容寻址的存储器
随机存取存储器
现场可编程门阵列逻辑
Verilog硬件描述语言
电子设计自动化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导