原文服务方: 微电子学与计算机       
摘要:
文章讨论了基本的线形阵列加法器和基于水平压缩矩阵的并行阵列加法器,在此基础上提出了一种改进的阵列乘法器结构,通过生成多位的部分积,大大减少进位传输的延迟,提高乘法器的速度,并通过对三种结构的实现效率进行对比得到了验证.
推荐文章
一种FFT蝶形处理器中的乘法器实现
快速傅里叶变换
乘法器
改进booth算法
改进的Wallace tree
32位RISC处理器中可配置乘法器的设计
可配置
乘法器
单周期
流水线
多周期
20×18位符号定点乘法器的FPGA实现
定点乘法器
VerilogHDL
Booth算法
4-2压缩
波形仿真
一种改进的 CSA 低功耗阵列乘法器的实现
乘法器
低功耗
改进的CSA阵列
关键路径
Booth-4算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字信号处理器中阵列乘法器的研究与实现
来源期刊 微电子学与计算机 学科
关键词 阵列乘法器 进位保留 部分积 华莱士树
年,卷(期) 2005,(10) 所属期刊栏目
研究方向 页码范围 133-136
页数 4页 分类号 TP39
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (11)
同被引文献  (2)
二级引证文献  (33)
1951(1)
  • 参考文献(1)
  • 二级参考文献(0)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(7)
  • 引证文献(5)
  • 二级引证文献(2)
2008(3)
  • 引证文献(2)
  • 二级引证文献(1)
2009(3)
  • 引证文献(1)
  • 二级引证文献(2)
2010(7)
  • 引证文献(1)
  • 二级引证文献(6)
2011(4)
  • 引证文献(0)
  • 二级引证文献(4)
2012(7)
  • 引证文献(1)
  • 二级引证文献(6)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
阵列乘法器
进位保留
部分积
华莱士树
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导