基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析FPGA验证对ASIC设计的作用的基础上,提出了一种为了验证RS-PC译码器芯片设计的FPGA验证方案.该方案具有可测试性强,灵活和通用的特点.
推荐文章
RS(255,223)译码器的设计与FPGA实现
RS译码器
MEA算法
FPGA
基于FPGA的RS(255,223)译码器的设计
RS码
时域译码
FPGA
CCSDS
基于FPGA的高效CTC译码器设计与实现
增强型Max-log-MAP算法
CTC译码器
交织器
滑动窗算法
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 RS-PC译码器芯片设计的FPGA验证
来源期刊 计算机与数字工程 学科 工学
关键词 FPGA验证 RS-PC译码器 ASIC设计 DVD
年,卷(期) 2005,(3) 所属期刊栏目 基金论文
研究方向 页码范围 14-15,89
页数 3页 分类号 TN914
字数 1904字 语种 中文
DOI 10.3969/j.issn.1672-9722.2005.03.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹雪城 华中科技大学电子科学与技术系 310 2261 21.0 31.0
2 刘政林 华中科技大学电子科学与技术系 100 722 14.0 21.0
3 赵慧波 华中科技大学电子科学与技术系 12 74 6.0 7.0
4 周云明 华中科技大学电子科学与技术系 7 31 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (19)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA验证
RS-PC译码器
ASIC设计
DVD
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导