基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高速(Gb/s)串行数据通信应用,提出了一种混合结构的高速时钟数据恢复电路. 该电路结构结合鉴频器和半速率二进制鉴相器,实现了频率锁定环路和相位恢复环路的同时工作. 电路采用1.8 V,0.18 μm CMOS工艺流片验证,面积约0.5 mm2,测试结果显示在2 Gb/s伪随机数序列输入情况下,电路能正确恢复出时钟和数据,核心功耗约为53.6 mW,输出驱动电路功耗约64.5 mW,恢复出的时钟抖动峰峰值为45 ps,均方根抖动为9.636 ps.
推荐文章
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
一种高性能盲过采样时钟数据恢复电路的实现
盲过采样
时钟数据恢复
滤波整形电路
FPGA
一种应用于隔离通讯芯片的全数字时钟数据恢复电路
时钟数据恢复
隔离通讯
抖动抑制算法
时钟数据恢复电路中的线性相位插值器
时钟恢复
相位插值
线性度
抖动
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型结构的高速时钟数据恢复电路
来源期刊 复旦学报(自然科学版) 学科 工学
关键词 串行数据通信 时钟数据恢复 鉴频器 半速
年,卷(期) 2006,(4) 所属期刊栏目 研究简报
研究方向 页码范围 542-545
页数 4页 分类号 TN402|TN453
字数 2700字 语种 中文
DOI 10.3969/j.issn.0427-7104.2006.04.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 洪志良 复旦大学专用集成电路国家重点实验室 161 1248 18.0 29.0
2 郭淦 复旦大学专用集成电路国家重点实验室 12 77 6.0 8.0
3 叶国敬 复旦大学专用集成电路国家重点实验室 3 19 2.0 3.0
4 孙曼 复旦大学专用集成电路国家重点实验室 4 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (14)
同被引文献  (2)
二级引证文献  (1)
1978(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(5)
  • 引证文献(5)
  • 二级引证文献(0)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
串行数据通信
时钟数据恢复
鉴频器
半速
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
复旦学报(自然科学版)
双月刊
0427-7104
31-1330/N
16开
上海市邯郸路220号
4-193
1955
chi
出版文献量(篇)
2978
总下载数(次)
5
总被引数(次)
22578
论文1v1指导