基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用TSMC公司标准的0.18μm CMOS工艺,结合锁相环和延迟锁相环技术,设计并制作了一个全集成的2.5Gbps/ch并行时钟数据恢复电路.与传统并行数据恢复电路相比,该电路不需要本地参考时钟,并且恢复出的并行数据是位同步的.输入2路并行的231-1 PRBS数据,恢复出的2.5GHz时钟的均方抖动值为2.6ps,恢复出的两路2.5Gb/s数据的均方抖动值分别为3.3ps和3.4ps.
推荐文章
2.5Gb/s/ch 0.18μm CMOS数据恢复电路
数据恢复
延迟锁相环
位同步
基于DVI的时钟数据恢复电路设计
DVI
时钟数据恢复
过采样
DPLL
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
2.5Gb/s 0.18μm CMOS时钟数据恢复电路
时钟恢复
数据恢复
锁相环
动态鉴频鉴相器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 2.5Gbps/ch两通道并行时钟数据恢复电路
来源期刊 半导体学报 学科 工学
关键词 并行时钟数据恢复 锁相环 延迟锁相环 位同步
年,卷(期) 2007,(3) 所属期刊栏目 研究论文
研究方向 页码范围 460-464
页数 5页 分类号 TN929
字数 2078字 语种 中文
DOI 10.3321/j.issn:0253-4177.2007.03.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李伟 东南大学射频与光电集成电路研究所 135 939 14.0 23.0
2 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
3 刘永旺 东南大学射频与光电集成电路研究所 6 40 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (12)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
并行时钟数据恢复
锁相环
延迟锁相环
位同步
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导