基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种浮点流水线乘法器IP芯核.该乘法器采用改进的三阶Booth算法减少部分积数目,提出了一种压缩器混用的Wallace树结构压缩阵列,并对关键路径中的5-2压缩器、4-2压缩器和64位CLA加法器进行了优化设计,有效降低了乘法器的延时和面积.经FPGA仿真验证表明,该乘法器运算能力比Altera公司近期提供的同类乘法器单元快15.4%.
推荐文章
基于FPGA的高速流水线浮点乘法器设计
FPGA
布思算法
部分积压缩
流水线
浮点乘法器
基于 Booth算法的32位流水线型乘法器设计
Booth算法
Wallace树
压缩器
流水线
一种43位浮点乘法器的设计
乘法器
BooTH编码
平方根进位选择加法器
舍入
Radix-16 Booth流水线乘法器的设计
乘法器
Booth算法
流水线
压缩阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 43位浮点流水线乘法器的设计
来源期刊 电子器件 学科 工学
关键词 浮点乘法器 流水线 Booth算法 压缩阵列
年,卷(期) 2006,(4) 所属期刊栏目
研究方向 页码范围 1094-1096,1102
页数 4页 分类号 TN702
字数 2613字 语种 中文
DOI 10.3969/j.issn.1005-9490.2006.04.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梁峰 西安交通大学电子与信息工程学院 42 263 9.0 15.0
2 邵志标 西安交通大学电子与信息工程学院 42 180 9.0 10.0
3 孙海珺 西安交通大学电子与信息工程学院 7 39 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (20)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (1)
1951(1)
  • 参考文献(1)
  • 二级参考文献(0)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
1973(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
浮点乘法器
流水线
Booth算法
压缩阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导