基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线性规划模型根据电路泄漏功耗库中各个基本单元的状态对应的泄漏功耗值,来估算整个门级电路的泄漏功耗.遗传算法利用线性规划模型作为评价函数,通过对输入向量集进行自然选择、交叉、变异操作,搜索使电路泄漏功耗最低的MLV.仿真结果表明,搜索到的MLV可以显著降低电路的泄漏功耗,而且易于实现,能够应用于超大规模集成电路泄漏功耗的估计和降低.
推荐文章
45nm CMOS工艺下的低泄漏多米诺电路研究
多米诺逻辑
阈值电压
亚阈值泄漏
栅极氧化层
CMOS数字电路低功耗的层次化设计
低功耗
CMOS
抽象层次
基于CMOS的低功耗基准电路的设计
亚阈值区
CMOS工艺
低功耗
带隙基准
温度系数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CMOS电路泄漏功耗估算与降低方法研究
来源期刊 浙江大学学报(工学版) 学科 工学
关键词 泄漏功耗估算 最小泄漏向量 遗传算法 待机模式
年,卷(期) 2006,(5) 所属期刊栏目 无线电电子学、电信技术
研究方向 页码范围 772-776,809
页数 6页 分类号 TN47
字数 4430字 语种 中文
DOI 10.3785/j.issn.1008-973X.2006.05.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴晓波 浙江大学超大规模集成电路设计研究所 328 6672 45.0 70.0
2 陈志强 浙江大学超大规模集成电路设计研究所 44 429 13.0 19.0
3 严晓浪 浙江大学超大规模集成电路设计研究所 246 1634 19.0 29.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (2)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (2)
二级引证文献  (0)
1972(1)
  • 参考文献(0)
  • 二级参考文献(1)
1974(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
泄漏功耗估算
最小泄漏向量
遗传算法
待机模式
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(工学版)
月刊
1008-973X
33-1245/T
大16开
杭州市浙大路38号
32-40
1956
chi
出版文献量(篇)
6865
总下载数(次)
6
总被引数(次)
81907
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导