基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为扩展TS-101处理器的外部SDRAM存储空间,提出一种基于FPGA的SDRAM控制器的实现方法.分析了所用SDRAM的特点、原理,介绍了SDRAM控制器的组成框图及各模块功能,给出了读写SDRAM的时序图以及SDRAM存储板的性能参数.FPGA中采用了模块化设计方式,该设计将TS-101处理器的外部SDRAM存储空间扩展至512Mbyte.
推荐文章
基于FPGA的DDR SDRAM控制器设计与实现
FPGA
DDR SDRAM
存储器
控制器
基于FPGA的SDRAM控制器设计与实现
SDRAM
FPGA
模块化控制
状态机
页突发
基于FPGA的SDRAM控制器设计方案
控制器
SDRAM
FPGA
Verilog
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的SDRAM控制器的设计和实现
来源期刊 电子科技 学科 工学
关键词 大容量存储器 SDRAM控制器 时序分析
年,卷(期) 2007,(1) 所属期刊栏目 电子·电路
研究方向 页码范围 8-12
页数 5页 分类号 TN95
字数 3003字 语种 中文
DOI 10.3969/j.issn.1007-7820.2007.01.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 苏涛 西安电子科技大学雷达信号处理重点实验室 169 1383 20.0 27.0
2 杨海涛 西安电子科技大学雷达信号处理重点实验室 6 184 4.0 6.0
3 巫幪 西安电子科技大学雷达信号处理重点实验室 2 78 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (69)
同被引文献  (65)
二级引证文献  (184)
2007(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(8)
  • 引证文献(8)
  • 二级引证文献(0)
2009(9)
  • 引证文献(6)
  • 二级引证文献(3)
2010(7)
  • 引证文献(5)
  • 二级引证文献(2)
2011(14)
  • 引证文献(3)
  • 二级引证文献(11)
2012(11)
  • 引证文献(4)
  • 二级引证文献(7)
2013(16)
  • 引证文献(3)
  • 二级引证文献(13)
2014(43)
  • 引证文献(15)
  • 二级引证文献(28)
2015(39)
  • 引证文献(11)
  • 二级引证文献(28)
2016(32)
  • 引证文献(6)
  • 二级引证文献(26)
2017(30)
  • 引证文献(3)
  • 二级引证文献(27)
2018(26)
  • 引证文献(1)
  • 二级引证文献(25)
2019(10)
  • 引证文献(1)
  • 二级引证文献(9)
2020(6)
  • 引证文献(1)
  • 二级引证文献(5)
研究主题发展历程
节点文献
大容量存储器
SDRAM控制器
时序分析
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导