基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
给出了跳频系统中Turbo码译码器的FPGA(field programmable gate array)实现方案.译码器采用了Max-Log-Map译码算法和模块化的设计方法,可以对不同帧长的Turbo码进行译码.在Xilinx公司的FPGA芯片xc3s2000-4fg676上实现了帧长可变的Turbo译码器.在帧长为1 024 bit、迭代5次条件下,该译码器时延为0.812 ms,数据吞吐量为1.261 Mbit/s.分别在高斯白噪声和部分频带噪声干扰两种信道环境中测试该Turbo码译码器的误码率性能,在部分频带噪声干扰中使用了AGC(自动增益控制),结果表明,AGC有效提高了译码器在部分频带噪声干扰下的性能.
推荐文章
跳频系统下Turbo编译码器的设计
跳频
Turbo码
交织器
迭代译码
基于FPGA的Turbo码译码器设计与实现
Turbo码
Log-MAP算法
滑动窗
FPGA
Turbo码高速译码器设计
Turbo码
高速译码器
Log-MAP
流水线
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 跳频系统中Turbo码译码器的FPGA实现
来源期刊 北京理工大学学报 学科 工学
关键词 跳频系统 Turbo译码器 FPGA 部分频带噪声干扰
年,卷(期) 2007,(1) 所属期刊栏目 光学与电子工程
研究方向 页码范围 63-67
页数 5页 分类号 TN914
字数 4043字 语种 中文
DOI 10.3969/j.issn.1001-0645.2007.01.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 安建平 北京理工大学信息科学技术学院电子工程系 152 875 14.0 20.0
2 沈业兵 北京理工大学信息科学技术学院电子工程系 9 80 5.0 8.0
3 罗常青 北京理工大学信息科学技术学院电子工程系 7 37 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (2)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (6)
二级引证文献  (32)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(3)
  • 参考文献(1)
  • 二级参考文献(2)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(4)
  • 引证文献(0)
  • 二级引证文献(4)
2014(6)
  • 引证文献(0)
  • 二级引证文献(6)
2015(5)
  • 引证文献(0)
  • 二级引证文献(5)
2016(8)
  • 引证文献(0)
  • 二级引证文献(8)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
跳频系统
Turbo译码器
FPGA
部分频带噪声干扰
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京理工大学学报
月刊
1001-0645
11-2596/T
大16开
北京海淀区中关村南大街5号
82-502
1956
chi
出版文献量(篇)
5642
总下载数(次)
13
相关基金
北京市自然科学基金
英文译名:Natural Science Foundation of Beijing Province
官方网址:http://210.76.125.39/zrjjh/zrjj/
项目类型:重大项目
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导