基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
目前,多数定点高速乘法器的速度都在百兆以下.在比较各种定点乘法器的基础上,提出了一种基于Xilinx的Virtex FPGA系列器件的快速流水定点乘法器的实现方法,可将乘法速度提高至150MHz以上,大大提高了运算速度.文中以24×24位乘法器为例,给出了VHDL代码与综合仿真布线结果.此乘法器已应用于工程实践中,并且收到了良好的效果.
推荐文章
定点符号高速乘法器的设计与FPGA实现
乘法器
FPGA
修正布斯算法
华莱士树
42压缩器
20×18位符号定点乘法器的FPGA实现
定点乘法器
VerilogHDL
Booth算法
4-2压缩
波形仿真
基于FPGA的高速双精度浮点乘法器设计
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
基于FPGA的WALLACE TREE乘法器设计
乘法器
WALLACE
FPGA
6:4压缩器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速流水定点乘法器的设计
来源期刊 计算机技术与发展 学科 工学
关键词 高速流水定点乘法器 Virtex器件 FPGA
年,卷(期) 2007,(9) 所属期刊栏目 应用开发研究
研究方向 页码范围 199-202
页数 4页 分类号 TP332.2
字数 2037字 语种 中文
DOI 10.3969/j.issn.1673-629X.2007.09.059
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄士坦 86 744 15.0 22.0
2 吉伟 3 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (13)
参考文献  (4)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
1951(3)
  • 参考文献(1)
  • 二级参考文献(2)
1961(1)
  • 参考文献(0)
  • 二级参考文献(1)
1964(2)
  • 参考文献(0)
  • 二级参考文献(2)
1987(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速流水定点乘法器
Virtex器件
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导