作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
通过对CRC校验码原理的分析,研究了一种并行32位CRC算法.该算法采用递推的方法,直接得出计算多位数据后的CRC余数与计算前余数之间的逻辑关系.相对于一般的按位串行计算或者查表并行计算的方法来说,该方法运算速度快且不需要额外的空间存储余数表,十分有利于硬件实现.
推荐文章
CRC校验码并行计算的FPGA实现
CRC并行计算
CRC-CCITT
CRC-16
数据通信
基于FPGA的18b20的CRC校验码的并行算法及实现
并行算法
18b20
CRC-8
Verilog
FPGA
基于递推法的CRC-32校验码并行改进算法
循环冗余校验
CRC-32校验码
递推法
并行逻辑关系
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位CRC校验码的并行算法及硬件实现
来源期刊 信息技术 学科 工学
关键词 CRC 模2运算 并行CRC算法
年,卷(期) 2007,(4) 所属期刊栏目 应用技术
研究方向 页码范围 71-74
页数 4页 分类号 TP331
字数 2877字 语种 中文
DOI 10.3969/j.issn.1009-2552.2007.04.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 俞迅 同济大学电子与信息工程学院 1 35 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (35)
同被引文献  (16)
二级引证文献  (31)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(4)
  • 引证文献(4)
  • 二级引证文献(0)
2009(6)
  • 引证文献(4)
  • 二级引证文献(2)
2010(7)
  • 引证文献(4)
  • 二级引证文献(3)
2011(3)
  • 引证文献(3)
  • 二级引证文献(0)
2012(4)
  • 引证文献(3)
  • 二级引证文献(1)
2013(9)
  • 引证文献(3)
  • 二级引证文献(6)
2014(8)
  • 引证文献(5)
  • 二级引证文献(3)
2015(6)
  • 引证文献(3)
  • 二级引证文献(3)
2016(7)
  • 引证文献(1)
  • 二级引证文献(6)
2017(4)
  • 引证文献(2)
  • 二级引证文献(2)
2018(7)
  • 引证文献(2)
  • 二级引证文献(5)
研究主题发展历程
节点文献
CRC
模2运算
并行CRC算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
总被引数(次)
47901
论文1v1指导