基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析串行结构的CRC生成算法的基础上,研究了一种高效的8位并行CRC-8校验码生成算法.并且采用FPGA器件与Verilog语言,实现了18b20的56位地址码的CRC-8的校验模块.
推荐文章
基于递推法的CRC-32校验码并行改进算法
循环冗余校验
CRC-32校验码
递推法
并行逻辑关系
USB数据传输中CRC校验码的并行算法实现
通用串行总线
循环冗余校验码
并行算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的18b20的CRC校验码的并行算法及实现
来源期刊 计算机与数字工程 学科 工学
关键词 并行算法 18b20 CRC-8 Verilog FPGA
年,卷(期) 2011,(4) 所属期刊栏目 算法与分析
研究方向 页码范围 44-46
页数 分类号 TP301.6
字数 1664字 语种 中文
DOI 10.3969/j.issn.1672-9722.2011.04.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程明 郑州大学信息工程学院 34 288 10.0 15.0
2 张锦鹏 郑州大学信息工程学院 1 6 1.0 1.0
3 王俊山 郑州大学信息工程学院 3 20 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (83)
参考文献  (5)
节点文献
引证文献  (6)
同被引文献  (11)
二级引证文献  (5)
1983(2)
  • 参考文献(0)
  • 二级参考文献(2)
1988(3)
  • 参考文献(0)
  • 二级参考文献(3)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(4)
  • 引证文献(3)
  • 二级引证文献(1)
2018(4)
  • 引证文献(1)
  • 二级引证文献(3)
研究主题发展历程
节点文献
并行算法
18b20
CRC-8
Verilog
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导