基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于测频原理及FPGA的设计思想,论述了利用VHDL硬件描述语言设计自适应数字频率计的新方法.此设计自顶而下,采用模块化单元构建系统.通过软件智能设计,突破了以往改变闸门时间的方法,使自动换档的实现更加简单可靠.在具体实现上,使用开发工具ISE6.1进行软件开发,Modelsim进行仿真,并将程序下载到作为自适应数字频率计核心电路的FPGA芯片中.与传统方法比,具有外围电路简单,设计周期短,易于修改等优点.
推荐文章
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
基于VHDL语言的数字频率计设计
VHDL EDA 自下至上 自上至下 综合 编程 下载
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
基于VHDL语言设计数字频率计
EDA
VHDL
数字频率计
波形仿真
CPLD
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL和FPGA的自适应数字频率计的研究与设计
来源期刊 天津理工大学学报 学科 工学
关键词 VHDL FPGA 自适应 数字频率计 电路模块
年,卷(期) 2008,(1) 所属期刊栏目
研究方向 页码范围 24-27
页数 4页 分类号 TU352.110.4
字数 2909字 语种 中文
DOI 10.3969/j.issn.1673-095X.2008.01.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何宏 天津理工大学天津市薄膜电子与通信器件实验室 48 258 9.0 11.0
2 宁书岩 8 19 2.0 3.0
3 张大建 3 7 1.0 2.0
4 孟晖 9 9 1.0 2.0
5 孙虹 天津理工大学天津市薄膜电子与通信器件实验室 4 12 2.0 3.0
6 张艳 3 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (4)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
VHDL
FPGA
自适应
数字频率计
电路模块
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
天津理工大学学报
双月刊
1673-095X
12-1374/N
大16开
天津市西青区宾水西道391号
1984
chi
出版文献量(篇)
2405
总下载数(次)
4
总被引数(次)
13943
论文1v1指导