基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研发了高精度铷频标芯片SoC实现中应用的一种紧凑型直接数字频率合成器(DDFS).为了减小芯片面积和降低功耗,采用正弦对称技术、modified Sunderland技术、正弦相位差技术、四线逼近技术以及量化和误差ROM技术对相位转正弦的映射数据进行了压缩.利用这些技术,ROM尺寸压缩了98%.采用标准0.35μm CMOS工艺,一个具有32位相位存储深度和10位DAC的紧凑型DDFS流片成功,其核心面积为1.6mm2.在3.3V电源下,该芯片的功耗为167mW,无杂散动态范围(SFDR)为61dB.
推荐文章
直接数字频率合成器(DDS)的实现方法
直接数字频率合成器
分频器
除法器
减计数器
超前借位
用VHDL设计直接数字频率合成器
直接数字频率合成器(DDFS)
FPGA
VHDL
EDA
基于FPGA的直接数字频率合成器的设计
直接数字频率合成
现场可编程门阵列
一种数字频率合成器的FPGA实现技术
直接数字频率合成器
信号发生器
现场可编程门阵列
相位累加器
数模转换器
Costas环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种用于铷频标的紧凑型直接数字频率合成器
来源期刊 半导体学报 学科 工学
关键词 CMOS集成电路 直接数字频率合成器 铷原子频标 片上系统
年,卷(期) 2008,(9) 所属期刊栏目 研究论文
研究方向 页码范围 1723-1728
页数 6页 分类号 TN432
字数 语种 中文
DOI 10.3321/j.issn:0253-4177.2008.09.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 倪卫宁 中国科学院半导体研究所 8 22 4.0 4.0
2 石寅 中国科学院半导体研究所 43 279 8.0 14.0
3 袁凌 中国科学院半导体研究所 5 17 3.0 4.0
4 郝志坤 中国科学院半导体研究所 4 5 1.0 2.0
5 曹晓东 中国科学院半导体研究所 6 13 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (2)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (2)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(2)
  • 参考文献(2)
  • 二级参考文献(0)
1998(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(4)
  • 引证文献(4)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
CMOS集成电路
直接数字频率合成器
铷原子频标
片上系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导