作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
循环冗余校验码(CRC)就是一种被广泛采用的错误检验编码.本文介绍了CRC(7,3)的编译码器的设计思想,利用VHDL语言设计出CRC(7,3)编译码器并通过MAX+PLUSⅡ仿真平台对其进行了仿真验证,仿真结果表明采用此方法实现的编译码器具有速度快、可靠性高以及易于大规模集成的优点.
推荐文章
高吞吐率 LD PC码编译码器的 FPGA实现
QC-LDPC
高吞吐率
FPGA
并行结构
最小和
基于VHDL的线性分组码编译码器设计
信道编码
线性分组码
Max+Plus Ⅱ
VHDL
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
循环汉明码编译器的设计与FPGA实现
循环码
汉明码
编译码器
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 循环码编译码器的仿真与实现
来源期刊 科技信息 学科 工学
关键词 循环冗余校验码 仿真 编译码器
年,卷(期) 2010,(26) 所属期刊栏目
研究方向 页码范围 618
页数 分类号 TP3
字数 1364字 语种 中文
DOI 10.3969/j.issn.1001-9960.2010.26.544
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 魏瑞 陕西理工学院电信工程系 14 37 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1948(1)
  • 参考文献(1)
  • 二级参考文献(0)
1950(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
循环冗余校验码
仿真
编译码器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技信息
旬刊
1001-9960
37-1021/N
大16开
山东省济南市
24-72
1984
chi
出版文献量(篇)
124239
总下载数(次)
249
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导