基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对传统三值全加器没有充分利用进位的不足,提出一种新型的三值四输入全加器电路结构,并用CMOS设计这种全加器,与传统的三值三输入全加器相比,将原有的输入由3个增加到4个,将原有的进位由二值信号变为三值信号.所提出的三值四输入全加器增加了处理的信息量,提高了进位端的利用率,在较大电路设计中能减少所用加法器模块的数量,并减少所用管子数和降低芯片面积.基于该新型全加器,设计了3个四位三值数串行加法电路.经Hspice模拟,所设计的电路有正确的逻辑功能,与基于传统三值三输入全加器的设计相比,在处理信息量较大的电路设计中具有很好的低功耗特性.
推荐文章
基于多数决定逻辑非门的低功耗全加器设计
全加器
多数决定逻辑非门
CMOS反向器
低功耗
低功耗CMOS电压基准源的设计
电压基准源
低功耗
CMOS
POLY
CMOS数字电路低功耗的层次化设计
低功耗
CMOS
抽象层次
基于CMOS的低功耗基准电路的设计
亚阈值区
CMOS工艺
低功耗
带隙基准
温度系数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗CMOS三值四输入全加器设计及其应用
来源期刊 浙江大学学报(理学版) 学科 工学
关键词 低功耗 全加器 多值逻辑 传输电压开关 CMOS
年,卷(期) 2011,(3) 所属期刊栏目 电子科学
研究方向 页码范围 299-303,309
页数 分类号 TN432
字数 3598字 语种 中文
DOI 10.3785/j.issn.1008-9497.2011.03.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈继忠 浙江大学信息与电子工程学系 62 300 10.0 14.0
2 雷路路 浙江大学信息与电子工程学系 3 6 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (24)
共引文献  (14)
参考文献  (5)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (3)
1958(1)
  • 参考文献(0)
  • 二级参考文献(1)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(2)
  • 参考文献(0)
  • 二级参考文献(2)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(6)
  • 参考文献(0)
  • 二级参考文献(6)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
低功耗
全加器
多值逻辑
传输电压开关
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(理学版)
双月刊
1008-9497
33-1246/N
大16开
杭州市天目山路148号浙江大学
32-36
1956
chi
出版文献量(篇)
3051
总下载数(次)
2
总被引数(次)
24460
论文1v1指导