基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足某雷达信号处理芯片与系统中其他功能单元的高速互联,在芯片中专门设计了Ser—Des接口模块,并对其核心部件8B/10B编码器进行了重点设计和Verilog实现¨0。根据8B/lOB编码理论对编码电路进行模块划分和逻辑优化,尤其是将数据字符编码模块d—code划分为5B/6B、3B/4B编码查找表和逻辑输出模块。其中查找表进行简单的数据映射,逻辑输出模块通过特定函数实现极性转换和组合输出。基于该方案的8B/10B编码器结构简单、逻辑清晰、资源占用率少,并且可以作为IP核实现重复利用。
推荐文章
一种新的8B/10B 编码器设计
8B/10B 编码
逻辑优化
游程值
采用并行8b/10b编码的JESD204B接口发送端电路设计
JESD204B
8b/10b编码
并行编码
接口系统
一种具有查错功能的10B/8B 解码器设计
10B/8B解码
可查错
逻辑优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种雷达信号处理芯片的8B/10B编码电路设计
来源期刊 火控雷达技术 学科 工学
关键词 8B/lOB编码 SerDes 雷达信号处理芯片 模块化
年,卷(期) 2011,(3) 所属期刊栏目 信号/数据处理
研究方向 页码范围 72-77,90
页数 分类号 TN911
字数 1137字 语种 中文
DOI 10.3969/j.issn.1008-8652.2011.03.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王颖 18 59 2.0 7.0
2 李磊 39 150 6.0 10.0
3 刘辉华 13 57 4.0 7.0
4 陈杰 8 35 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (40)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (8)
二级引证文献  (2)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
8B/lOB编码
SerDes
雷达信号处理芯片
模块化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
火控雷达技术
季刊
1008-8652
61-1214/TJ
16开
陕西省西安市132信箱28分箱
1972
chi
出版文献量(篇)
1729
总下载数(次)
6
总被引数(次)
6808
论文1v1指导