基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对通用串行总线(USB)全速设备中的常用时钟恢复方法存在精度差、成本高的问题,设计一种适用于USB全速设备的全数字时钟恢复单元.包含用于从USB总线数据中提取时间信息的模块,以及数字控制振荡器,能够克服因芯片工作条件不同而产生的不良影响.该设计采用全数字电路的设计流程,使用标准单元库进行逻辑综合和布局布线,设计结果满足USB协议要求.
推荐文章
一种应用于隔离通讯芯片的全数字时钟数据恢复电路
时钟数据恢复
隔离通讯
抖动抑制算法
一种基于相对延时比模型的全数字时钟电路产生器
低功耗
全数字
时钟生成器
相对延时比模型
全数字时钟锁相环的设计
数字时钟锁相环
DDS
环路滤波器
基于VHDL的数字时钟的设计
数字时钟
VHDL
QuartusⅡ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于USB设备的全数字时钟恢复单元设计
来源期刊 计算机工程 学科 工学
关键词 通用串行总线 时钟恢复 全数字电路 标准单元库 数字控制振荡器 可重用性
年,卷(期) 2012,(14) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 231-233
页数 分类号 TN43
字数 3714字 语种 中文
DOI 10.3969/j.issn.1000-3428.2012.14.069
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张俊 浙江大学超大规模集成电路设计研究所 53 377 12.0 18.0
2 沈海斌 浙江大学超大规模集成电路设计研究所 139 832 13.0 21.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (6)
参考文献  (5)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
通用串行总线
时钟恢复
全数字电路
标准单元库
数字控制振荡器
可重用性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导