基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在基于现场可编程门阵列(FPGA)的设计中,低延时、高吞吐量、小面积是3个主要考虑因素。针对以上因素,提出不同基数SRT浮点除法和开方算法,设计基于Virtex-II pro FPGA的可变位宽浮点除法和开方的3种实现方案,包括小面积的迭代实现、低延时的阵列实现和高吞吐量的流水实现。实验结果表明,对于浮点除法和开方算法的流水实现,在综合面积符合要求的基础上,实现频率最高分别可达到180 MHz和200 MHz以上,证明了该实现方案的有效性。
推荐文章
高性能单精度除法器的实现
单精度
流水线
除法器
查表法
改进的不恢复余数的浮点开方算法的研究与FPGA实现
开方运算
不恢复余数的开方算法
IEEE 754
FPGA
一种高阶除法器的设计与实现
浮点基准测试程序
阻塞步长
性能分析
高阶
浮点除法器
Radix-8复数除法器的设计与实现
复数除法器
逐位递归算法
现场可编程逻辑器件
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能浮点除法和开方的设计与实现
来源期刊 计算机工程 学科 工学
关键词 SRT算法 选择函数 可变位宽 浮点除法/开方 迭代实现 阵列实现 流水实现 资源消耗
年,卷(期) 2013,(12) 所属期刊栏目 开发研究与工程应用
研究方向 页码范围 264-268
页数 5页 分类号 TP331
字数 2808字 语种 中文
DOI 10.3969/j.issn.1000-3428.2013.12.056
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何敏 安徽大学电子信息工程学院 11 34 3.0 5.0
2 洪琪 安徽大学电子信息工程学院 19 27 3.0 4.0
3 赵志伟 安徽大学电子信息工程学院 4 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (0)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SRT算法
选择函数
可变位宽
浮点除法/开方
迭代实现
阵列实现
流水实现
资源消耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
论文1v1指导