原文服务方: 微电子学与计算机       
摘要:
文章利用业界通用的fpspee92、fpspec95、linpack、whetstone、flops等浮点基准测试程序,基于阻塞步长对.浮点处理性能进行分析.通过大量实验,得出浮点除法最佳执行周期为8~12拍.据此,为"龙腾R1"处理器设计了执行周期为11拍的基-256浮点除法器,并在SMIC 0.18μm工艺下实现,恶劣环境下其运行速度为233MHz,面积约为0.174mm2.
推荐文章
一种基于循环减法原理除法器的加速方法
移位
循环减法
对齐操作
首0计数器
基于加减交替法除法器的FPGA设计与实现
FPGA
除法器
移位寄存器
加减交替法
Radix-8复数除法器的设计与实现
复数除法器
逐位递归算法
现场可编程逻辑器件
高速除法器设计及ASIC实现
除法
专用集成电路
基-16
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高阶除法器的设计与实现
来源期刊 微电子学与计算机 学科
关键词 浮点基准测试程序 阻塞步长 性能分析 高阶 浮点除法器
年,卷(期) 2006,(1) 所属期刊栏目
研究方向 页码范围 64-66,70
页数 4页 分类号 TP39
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2006.01.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 靳战鹏 西北工业大学航空微电子中心 7 80 5.0 7.0
2 白永强 西北工业大学航空微电子中心 4 24 3.0 4.0
3 沈绪榜 西北工业大学航空微电子中心 23 173 8.0 12.0
4 罗旻 西北工业大学航空微电子中心 8 94 7.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (8)
同被引文献  (5)
二级引证文献  (21)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(4)
  • 引证文献(0)
  • 二级引证文献(4)
2009(3)
  • 引证文献(1)
  • 二级引证文献(2)
2011(4)
  • 引证文献(0)
  • 二级引证文献(4)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
浮点基准测试程序
阻塞步长
性能分析
高阶
浮点除法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导