基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于标准0.18 u mCMOS工艺,设计了一种全速率PS/PI型时钟与数据恢复(CDR)电路.该电路主要由bang-bang型鉴相器、数字控制模块、分接器、相位选择器以及相位插值器等模块构成.根据本CDR的特点,提出了一种在分接器后对超前、滞后信息进行统计比较得到一组低速信号来解决高速模拟电路和低速数字电路之间的接口问题.
推荐文章
CMOS2.5 Gb/s时钟恢复电路设计
光纤通信
同步数字体系
时钟恢复电路
CMOS
预处理
锁相环
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
一种应用于隔离通讯芯片的全数字时钟数据恢复电路
时钟数据恢复
隔离通讯
抖动抑制算法
一种高性能盲过采样时钟数据恢复电路的实现
盲过采样
时钟数据恢复
滤波整形电路
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 3.125Gb/s基于PS/PI型的时钟与数据恢复电路设计
来源期刊 中国集成电路 学科
关键词 时钟数据恢复 数模混合电路 分接器 相位插值器
年,卷(期) 2013,(5) 所属期刊栏目 设计
研究方向 页码范围 28-33
页数 6页 分类号
字数 2101字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭宇锋 南京邮电大学电子科学与工程学院 59 281 8.0 14.0
2 方玉明 南京邮电大学电子科学与工程学院 52 140 6.0 8.0
3 张长春 南京邮电大学电子科学与工程学院 29 83 5.0 7.0
4 李卫 南京邮电大学电子科学与工程学院 15 41 5.0 6.0
5 陈德媛 南京邮电大学电子科学与工程学院 17 38 3.0 4.0
6 邱旻韡 南京邮电大学电子科学与工程学院 1 0 0.0 0.0
7 李轩 南京邮电大学电子科学与工程学院 2 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (2)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟数据恢复
数模混合电路
分接器
相位插值器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导