基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了积分型位同步环的原理.针对相位抖动的问题,提出了积分型位同步环的改进方案.采用模块化的设计思想,利用VHDL语言设计了改进的积分型位同步环,并在Xilinx的FPGA器件XC3S200-4FT200上进行了实现.利用Modelsim6.0软件对改进前后的位同步环进行了仿真测试,仿真结果表明,改进的位同步环可有效减少相位抖动,满足性能要求.
推荐文章
基于早迟门位同步环的FPGA实现
全数字接收机
位同步
早门迟门
FPGA
基于FPGA的快速位同步系统设计
位同步
同步建立时间
现场可编程门阵列
仿真
基于FPGA快速位同步的实现
位同步
超前一滞后型数字锁相环
FPGA
VHDL
基于FPGA的积分型数字锁相环的设计与实现
积分型数字鉴相器
数字锁相环
时钟提取
现场可编程逻辑门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的改进积分型位同步环设计
来源期刊 信息技术 学科 工学
关键词 位同步 FPGA VHDL语言
年,卷(期) 2013,(5) 所属期刊栏目 研究与探讨
研究方向 页码范围 129-132,136
页数 5页 分类号 TN914
字数 3467字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杜勇 5 36 4.0 5.0
2 刘帝英 4 35 4.0 4.0
3 罗宇智 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (7)
同被引文献  (15)
二级引证文献  (13)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(7)
  • 引证文献(0)
  • 二级引证文献(7)
2018(5)
  • 引证文献(2)
  • 二级引证文献(3)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
位同步
FPGA
VHDL语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导