基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用FSM在FPGA上设计了IIC总线控制器.系统上电后它可自动从AT24C02C芯片中读取数据;从上位机接收到新的数据后,它也可自动将其存储到AT24C02C中.该IIC总线控制器应用于冲击波超压测试系统中,可自动读取和保存重要工作参数.在实验室环境下,IP核仿真准确.通过分析爆炸场试验中获得的有效数据,可以看出该IP核具有很高的可靠性.
推荐文章
IIC总线IP核的改进研究
IIC总线
IP核
FPGA
Verilog
串行端口通信协议
联合仿真
基于Verilog HDL的IIC总线IP核设计
专用集成电路
IIC总线IP核设计
仿真及硬件测试
Verilog HDL
状态机
基于FPGA的1553B总线RT终端IP核设计
FPGA
1553B总线
远程终端
IP核
基于FPGA的可配置IIC总线接口设计
FPGA
IIC总线接口
Verilog HDL
可配置
仿真验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的IIC总线IP核设计
来源期刊 测试科学与仪器 学科 工学
关键词 FPGA IIC总线 IP核 测试系统
年,卷(期) 2015,(1) 所属期刊栏目
研究方向 页码范围 13-18
页数 6页 分类号 TP274
字数 312字 语种 英文
DOI 10.3969/j.issn.1674-8042.2015.01.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张志杰 中北大学仪器科学与动态测试教育部重点实验室 161 1236 19.0 29.0
2 黄晓敏 中北大学仪器科学与动态测试教育部重点实验室 8 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (25)
参考文献  (5)
节点文献
引证文献  (6)
同被引文献  (4)
二级引证文献  (22)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(4)
  • 参考文献(0)
  • 二级参考文献(4)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(7)
  • 引证文献(1)
  • 二级引证文献(6)
2018(12)
  • 引证文献(3)
  • 二级引证文献(9)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(4)
  • 引证文献(0)
  • 二级引证文献(4)
研究主题发展历程
节点文献
FPGA
IIC总线
IP核
测试系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
测试科学与仪器
季刊
1674-8042
14-1357/TH
山西省太原市学院路3号
eng
出版文献量(篇)
843
总下载数(次)
4
总被引数(次)
896
论文1v1指导