基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为解决超高速采集系统中的数据缓存问题,文中基于Xilinx Kintex-7 FPGA MIG_v1.9 IP核进行了DDR3SDRAM控制器的编写,分析并提出了提高带宽利用率的方法.最终将其进行类FIFO接口的封装,屏蔽掉了DDR3 IP核复杂的用户接口,为DDR3数据流缓存的实现提供便利.系统测试表明,该设计满足大容量数据缓存要求,并具有较强的可移植性.
推荐文章
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
基于FPGA的DDR SDRAM控制器的实现
DDR SDRAM控制器
FPGA
tcac
DLL
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的DDR3SDRAM控制器的设计与优化
来源期刊 电子科技 学科 工学
关键词 FPGA DDR3 SDRAM MIG 读写控制器 状态机
年,卷(期) 2016,(11) 所属期刊栏目 电子·电路
研究方向 页码范围 47-50
页数 4页 分类号 TN919.3
字数 2185字 语种 中文
DOI 10.16180/j.cnki.issn1007-7820.2016.11.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林钱强 国防科学技术大学电子科学与工程学院 2 18 2.0 2.0
2 赵英潇 国防科学技术大学电子科学与工程学院 3 15 1.0 3.0
3 宋明 国防科学技术大学电子科学与工程学院 1 13 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (18)
参考文献  (11)
节点文献
引证文献  (13)
同被引文献  (25)
二级引证文献  (12)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(3)
  • 参考文献(2)
  • 二级参考文献(1)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(4)
  • 参考文献(4)
  • 二级参考文献(0)
2016(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(3)
  • 引证文献(3)
  • 二级引证文献(0)
2018(7)
  • 引证文献(5)
  • 二级引证文献(2)
2019(11)
  • 引证文献(3)
  • 二级引证文献(8)
2020(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FPGA
DDR3 SDRAM
MIG
读写控制器
状态机
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导