基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
循环冗余校验(CRC,Cyclic Redundancy Check)以其简单的算法、强大的检错能力和抗干扰能力,广泛应用于通信领域,以提高数据传输的可靠性.为满足高频率的数据传输要求,基于CRC基本原理,介绍了一种快速并行CRC算法,然后采用该算法基于高级高性能(AHB,Advanced HighPerformance Bus)总线,运用硬件描述语言Verilog HDL设计并实现了CRC计算模块.仿真结果表明,该算法能够在确保数据可靠性的同时提高CRC的计算速度.
推荐文章
一种并行CRC算法的实现方法
CRC
LFSR
并行实现
FPGA
基于AMBA的AHB总线矩阵设计
AMBA总线协议
并行访问
AHB总线矩阵
基于AHB总线UART核的设计
AHB
UART
波特率发生器
有限状态机
基于Verilog的CRC并行实现
循环冗余校验
硬件描述语言
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于AHB总线的快速并行CRC算法设计与实现
来源期刊 电子与封装 学科 工学
关键词 CRC 快速 并行 AHB总线
年,卷(期) 2017,(7) 所属期刊栏目 电路设计
研究方向 页码范围 11-16
页数 6页 分类号 TN402
字数 4086字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘梦影 5 12 2.0 3.0
2 史兴强 4 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (26)
共引文献  (66)
参考文献  (14)
节点文献
引证文献  (5)
同被引文献  (18)
二级引证文献  (6)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(2)
  • 参考文献(1)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(6)
  • 参考文献(3)
  • 二级参考文献(3)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(8)
  • 参考文献(4)
  • 二级参考文献(4)
2007(6)
  • 参考文献(1)
  • 二级参考文献(5)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(5)
  • 引证文献(2)
  • 二级引证文献(3)
2020(5)
  • 引证文献(2)
  • 二级引证文献(3)
研究主题发展历程
节点文献
CRC
快速
并行
AHB总线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导